首页> 外文会议>宇宙科学技術連合講演会 >ロケット搭載EthernetスイッチのFPGA実装
【24h】

ロケット搭載EthernetスイッチのFPGA実装

机译:FPGA使用火箭实现以太网交换机

获取原文

摘要

設計結果より得られたFPGA内のスイッチング遅延時間に,物理層PHYの遅延時間を加算するとEthernetスイッチ全体の遅延時間は,約5us(FPGA: 4.7us+PHY:0.3us)である?ロケット運用を考慮し必要な機能を精査することで回路規模削減し,耐放射線設計とした6ポ'~トのEthernetスイッチを,1個のFPGAに実装可能であることを確認した.
机译:当物理层PHY的延迟时间被添加到从设计结果获得的FPGA中的开关延迟时间时,以太网交换机的延迟时间约为5U(FPGA:4.7US + PHY:0.3U)?火箭操作考虑到必要的功能,确认电路秤减小,并且在一个FPGA中实现了作为辐射电阻的6位以太网交换机。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号