【24h】

Data-Path Layout Design inside SOC

机译:SOC内的数据路径布局设计

获取原文

摘要

As more data-path stacks are integrated into system-on-a-chip (SOC), data-path is becoming a critical part of the whole giga-scale integrated circuits (GSI) design. The traditional layout design methodology can not satisfy the data-path performance requirements because it has no knowledge of the data-path bit-sliced structure and the strict performance (such as timing, coupling, and crosstalk) constraints. In this paper, we address fundamental problems in layout design automation of data-path. We concentrate on the key technologies in data-path layout design. We also discuss the corresponding researches and solutions in this research field.
机译:随着更多数据路径堆栈被集成到芯片系统(SOC)中,数据路径正成为整个GIGA级集成电路(GSI)设计的关键部分。传统的布局设计方法无法满足数据路径性能要求,因为它没有了解数据路径位切片结构和严格的性能(如定时,耦合和串扰)约束。在本文中,我们解决了数据路径布局设计自动化中的基本问题。我们专注于数据路径布局设计中的关键技术。我们还讨论了本研究领域的相应研究和解决方案。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号