首页> 外文会议>IEEE/IFIP International Conference on VLSI and System-on-Chip >Network-on-Chip multicasting with low latency path setup
【24h】

Network-on-Chip multicasting with low latency path setup

机译:芯片上梯级多播,具有低延迟路径设置

获取原文

摘要

A low-latency path setup approach with multiple setup packets for parallel set is presented. It reduces the header overhead compared to multiaddress encoding. Further, we propose four variants of deadlock-free multicast routing algorithms using different subpath generation methods, different destination partitioning, and channel sharing strategies. Experimental results show that the quatuor partitions path-like tree outperforms other algorithms.
机译:提出了一种具有用于并行集的多个设置分组的低延迟路径设置方法。与MultiAddress编码相比,它会减少标题开销。此外,我们提出了使用不同的子路径生成方法,不同的目的地分区和频道共享策略来提出四种无锁组播多播路由算法的变体。实验结果表明,Quatuor分区的路径状树优于其他算法。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号