首页> 外文会议>IEEE Symposium on Field-Programmable Custom Computing Machines >A 21.54 Gbits/s Fully Pipelined AES Processor on FPGA
【24h】

A 21.54 Gbits/s Fully Pipelined AES Processor on FPGA

机译:FPGA上的21.54 Gbits / S完全流水线AES处理器

获取原文

摘要

This paper presents the architecture of a fully pipelined AES encryption processor on a single chip FPGA. By using loop unrolling and inner-round and outer-round pipelining techniques, a maximum throughput of 21.54 Gbits/s is achieved. A fast and area efficient composite field implementation of the byte substitution phase is designed using an optimum number of pipeline stages for FPGA implementation. A 21.54 Gbits/s throughput is achieved using 84 Block RAMs and 5177 Slices of a VirtexII-Pro FPGA with a latency of 31 cycles and throughput per area rate of 4.2 Mbps/Slice.
机译:本文介绍了单芯片FPGA上全流水线AES加密处理器的架构。通过使用环路展开和内圆和外圆的流水线技术,实现了21.54 Gbits / s的最大吞吐量。字节替换阶段的快速和区域高效的复合场实现是使用用于FPGA实现的最佳流水线级的设计。使用84个块RAM和Virtexii-Pro FPGA的5177片来实现21.54 Gbits / S吞吐量,其延迟为31个循环和每面积速率为4.2 Mbps /切片的吞吐量。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号