【24h】

An Alternate Wire Database for Xilinx FPGAs

机译:Xilinx FPGA的备用线数据库

获取原文

摘要

This paper presents ADB, an Alternate Wire Database, suitable for routing, tracing, and browsing in Xilinx Virtex, Virtex-E, Virtex-II, and Virtex-IIPro FPGAs. While mainstream design flows and place-and-route tools make good use of available routing resources, they often do so at the cost of comparatively large processing times. An alternative scheme is to modify or generate configuration bitstreams directly, in order to achieve more dynamic designs and to reduce processing times and memory footprints. ADB includes a complete set of compact wire databases for the indicated families, and can generate the necessary bitstream configurations with the help of JBits or an independent bitstream interface. These wire databases can also be used in standalone mode to facilitate routing research in situations where real device data might not normally be available.
机译:本文介绍了ADB,替代电线数据库,适用于Xilinx Virtex,Virtex-E,Virtex-II和Virtex-IIPro FPGA的路由,跟踪和浏览。虽然主流设计流动和地方和路线工具充分利用可用的路由资源,但它们通常以相对较大的加工时间为代价而这样做。另一种方案是直接修改或生成配置比特流,以便实现更多的动态设计并减少处理时间和内存占用。 ADB包括一组完整的Compact Circe数据库,用于指示的族,可以在JBITS或独立的比特流接口的帮助下生成必要的比特流配置。这些电线数据库也可以用于独立模式,以便于在可能通常不可用的实体设备数据的情况下路由研究。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号