首页> 外文会议>WoTUG Technical Meeting >Architecture Design Space Exploration for Streaming Applications through Timing Analysis
【24h】

Architecture Design Space Exploration for Streaming Applications through Timing Analysis

机译:通过定时分析流媒体应用的建筑设计空间探索

获取原文

摘要

In this paper we compare the maximum achievable throughput of different memory organisations of the processing elements that constitute a multiprocessor system on chip. This is done by modelling the mapping of a task with input and output channels on a processing element as a homogeneous synchronous dataflow graph, and use maximum cycle mean analysis to derive the throughput. In a HiperLAN2 case study we show how these techniques can be used to derive the required clock frequency and communication latencies in order to meet the application's throughput requirement on a multiprocessor system on chip that has one of the investigated memory organisations.
机译:在本文中,我们比较了构成芯片上的多处理器系统的处理元件的不同内存组织的最大可实现吞吐量。这是通过在处理元素上与处理元件上的输入和输出通道的映射建模作为均匀同步数据流图来完成的,并使用最大循环平均分析来导出吞吐量。在HIPERLAN 2案例研究中,我们展示了这些技术如何用于导出所需的时钟频率和通信延迟,以满足应用程序的吞吐量要求,该应用程序在具有其中一个调查的内存组织上的多处理器系统上的吞吐量要求。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号