首页> 外文会议>International symposium on formal techniques in real-time and fault-tolerant systems >Towards a formal semantics of verilog using duration calculus
【24h】

Towards a formal semantics of verilog using duration calculus

机译:朝着使用持续时间微积分的Verilog的正式语义

获取原文

摘要

We formalise the semantics of V~-, a simple version of Verilog hardware description language using an extension of Duration Calculus. The language is simple enough for experimenting formalisation, but contains sufficient features for being practically relevant. V~- programs can exhibit a rich variety of computations, and it is therefore necessary to extend Duration Calculus with several features, including Weakly Monotonic Time, infinite intervals and fixed point operators. The semantics is compositional and can be used as the formal basis of a formal theory of Verilog.
机译:我们使用持续时间微积分的延伸形式正式化V〜 - ,简单版本的Verilog硬件描述语言。语言足够简单,可以进行正式化,但包含足够的功能,以实际上是相关的。 V〜 - 程序可以表现出丰富的各种计算,因此有必要延长具有多个特征的持续时间微积分,包括弱单调时间,无限间隔和固定点操作员。语义是组成的,可以用作正式的Verilog理论的正式基础。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号