首页> 外文会议>情報処理学会全国大会 >プロセッサアーキテクチャ学習のためのスーパースカラシミュレータの開発
【24h】

プロセッサアーキテクチャ学習のためのスーパースカラシミュレータの開発

机译:开发用于学习处理器架构的超标量模拟器

获取原文

摘要

本研究室では,ハードウェアとソフトウェア両面の知識を持つ人材を育成するために,命令セットとマイクロアーキテクチャを設計することで,両面の境界を学習できるハード/ソフト協調学習システム(Hardware/Software Co-learning System:HSCS)の研究を進めている[1]-[3].現在のシステムは,シングルサイクル·マルチサイクル•パイプラインアーキテクチャが学習できる.本論文では,さらにスーパースカラプロセッサにおけるハザードとその対策について学習できるスーパースカラシミュレータの開発について述べる.
机译:在我们的实验室中,一个硬件/软件共同学习系统(硬件/软件共同)可以通过设计指令集和微体系结构来学习双方的边界,从而开发出既了解硬件又了解软件的人力资源。学习系统:HSCS)正在研究中[1]-[3],当前的系统可以学习单周期,多周期和流水线体系结构,本文将进一步讨论超标量处理器中的危害及其对策。可以了解的超级scala仿真器的开发。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号