首页> 外文会议>IEEE Symposium on VLSI Circuits >A Proactive Voltage-Droop-Mitigation System in a 7nm Hexagon™ Processor
【24h】

A Proactive Voltage-Droop-Mitigation System in a 7nm Hexagon™ Processor

机译:7nm Hexagon™处理器中的主动降压缓和系统

获取原文

摘要

A proactive clock-gating system (PCGS) in a 7nm Qualcomm¯ Hexagon™ digital signal processor (DSP) predicts supply voltage (VDD) droops based on microarchitectural events and a power-delivery-network (PDN) model and adapts clock frequency (FCLK) to reduce the VDD droop. Silicon measurements demonstrate 10% higher FCLK or 5% lower VDD.
机译:高通7纳米制的主动时钟门控系统(PCGS) Hexagon™数字信号处理器(DSP)预测电源电压(V DD )基于微体系结构事件和电力传输网络(PDN)模型的下垂并调整时钟频率(F CLK )降低V DD 下垂。硅测量表明F高10% CLK 或降低5% DD

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号