Multi-stage noise shaping; Finite impulse response filters; Modulation; Solid state circuits; Bandwidth; Semiconductor device measurement; Conferences;
机译:采用1.2V 90nm CMOS的连续时间Sigma-Delta ADC,具有10dB带宽的61dB峰值SNDR和74dB动态范围
机译:具有DAC不匹配误差整形的过采样SAR ADC在55 nm CMOS中在1 kHz BW上可实现105 dB SFDR和101 dB SNDR
机译:一个具有25 MHz带宽的8.5 mW连续时间调制器,使用数字背景DAC线性化可实现63.5 dB SNDR和81 dB SFDR
机译:265μW连续时间1-2捣碎ADC在24 kHz带宽中实现100.6 dB SNDR
机译:用于航天仪器中红外成像仪的稳健型96.6 dB-SNDR 50 kHz带宽开关电容Delta-Sigma调制器
机译:A 78 DB SNDR 87 MW 20 MHz带宽连续时间$ Delta Sigma $ ADC与基于VCO的Integrator和量化器以0.13 $ mu $ M CMOS实现