【24h】

The implementation of high-speed FFT processor based on FPGA

机译:基于FPGA的高速FFT处理器的实现

获取原文

摘要

A method of implementing 256-point, high-speed and 16-bit complex FFT is presented on the radix-4 FFT algorithm. By using a fixed geometry addressing, pipeline designing and block floating point structure, the data has the greater precision and dynamic range. The results show that the design is efficient, strongly extensive and occupies less resource. It is a good method to meet the high-speed digital signal processing requirements.
机译:在radix-4 FFT算法上提出了一种实现256点,高速和16位复数FFT的方法。通过使用固定的几何寻址,管线设计和块浮点结构,数据具有更大的精度和动态范围。结果表明,该设计是有效的,功能强大的,占用资源少的。这是满足高速数字信号处理要求的好方法。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号