首页> 外文会议>Solid-State Circuits Conference Digest of Technical Papers (ISSCC), 2010 >A 1.4psrms-period-jitter TDC-less fractional-N digital PLL with digitally controlled ring oscillator in 65nm CMOS
【24h】

A 1.4psrms-period-jitter TDC-less fractional-N digital PLL with digitally controlled ring oscillator in 65nm CMOS

机译:一个1.4psrms周期抖动,无TDC的小数N分频数字PLL,具有65nm CMOS的数控环形振荡器

获取原文

摘要

A fractional-N digital PLL with spread-spectrum capability occupies 190×200 ¿m2 in 65 nm CMOS. It features a 190-to-4270 MHz digitally controlled ring oscillator and does not use any TDC. The period jitter is 1.4 psrms (15 pspp) at 3 GHz and 8.4 psrms (75 pspp) at 375 MHz. The PLL dissipates 1.85 mW plus 3.3 mW/GHz from 1.3 V and 1.1 V dual supplies.
机译:具有扩频功能的小数N分数字PLL在65 nm CMOS中占用190°C–200°C m 2 。它具有190至4270 MHz的数控环形振荡器,并且不使用任何TDC。在3 GHz时的周期抖动为1.4 ps rms (15 ps pp )和8.4 ps rms (75 ps pp >)在375 MHz。 PLL从1.3 V和1.1 V双电源消耗的功率为1.85 mW + 3.3 mW / GHz。

著录项

相似文献

  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号