首页> 外文会议>Symposium on VLSI Technology >Demonstration of fully functional 8Mb perpendicular STT-MRAM chips with sub-5ns writing for non-volatile embedded memories
【24h】

Demonstration of fully functional 8Mb perpendicular STT-MRAM chips with sub-5ns writing for non-volatile embedded memories

机译:演示具有5ns以下写入功能的全功能8Mb垂直STT-MRAM芯片,用于非易失性嵌入式存储器

获取原文

摘要

We present major breakthroughs in MTJ design for STT-MRAM applications allowing reliable write for pulse lengths down to 1.5ns, data retention up to 125°C for 10 years and full compatibility with BEOL process up to 400°C for 1 hour. We have successfully integrated the novel structure onto an 8Mbit test chip. We demonstrate writing of every single cell in the array using sub-5ns pulses over a wide temperature range without using any error correction. We also show that sensing times of 4ns are sufficient to read every data cell. The inherent scalability of the design makes it a prime candidate for universal embedded non-volatile memories down to the 28nm node and beyond.
机译:我们为STT-MRAM应用提供了MTJ设计方面的重大突破,可实现低至1.5ns的脉冲长度的可靠写入,高达125°C的数据保留10年,以及与高达400°C的BEOL工艺的完全兼容性(1小时)。我们已经成功地将这种新颖的结构集成到8Mbit测试芯片上。我们演示了在较宽的温度范围内使用亚5ns脉冲对阵列中的每个单元进行写入,而无需进行任何纠错。我们还表明,4ns的感测时间足以读取每个数据单元。该设计固有的可扩展性使其成为通用嵌入式非易失性存储器(直至28nm节点及以后)的主要候选产品。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号