首页> 外文会议>Mediterranean Conference on Embedded Computing >Construction and exploitation of VLIW asips with multiple vector-widths
【24h】

Construction and exploitation of VLIW asips with multiple vector-widths

机译:具有多个向量宽度的VLIW asip的构造和开发

获取原文

摘要

Many applications in important domains, such as communication, multimedia, etc. show a significant data-level parallelism (DLP). A large part of the DLP is usually exploited through application vectorization and implementation of vector operations in processors executing the applications. While the amount of DLP varies between applications of the same domain or even within a single application, processor architectures usually support a single vector width. This may not be optimal and may cause a substantial energy and performance inefficiency. Therefore, an adequate more sophisticated exploitation of DLP is highly relevant. This paper studies the construction and exploitation of VLIW ASIPs with multiple vector widths.
机译:重要领域中的许多应用程序,例如通信,多媒体等,都显示出重要的数据级并行性(DLP)。通常通过应用程序矢量化和执行应用程序的处理器中矢量操作的实现来利用DLP的很大一部分。尽管DLP的数量在相同域的应用程序之间甚至在单个应用程序内都不同,但是处理器体系结构通常支持单个向量宽度。这可能不是最佳的,并且可能导致大量的能量和性能低效。因此,对DLP进行适当的更复杂的利用非常重要。本文研究了具有多个向量宽度的VLIW ASIP的构建和开发。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号