首页> 外文会议>IEEE/ACM International Symposium on Networks-on-Chip >Quadrisection-based task mapping on many-core processors for energy-efficient on-chip communication
【24h】

Quadrisection-based task mapping on many-core processors for energy-efficient on-chip communication

机译:基于四核的任务映射,用于节能片上通信的许多核心处理器

获取原文
获取外文期刊封面目录资料

摘要

Network-on-chip (NoC) promises better scalability and power efficiency compared to traditional on-chip interconnects. But in order to fully exploit the benefits offered by the new paradigm, especially as the number of cores in the network increases, challenging resource management questions need to be addressed. Of particular interest and the subject of our study is the question of how to map applications to processors (network nodes) in a NoC so as to minimize the dynamic power consumption of the NoC.
机译:与传统的片上互连相比,芯片线(NOC)承诺更好的可扩展性和功率效率。 但为了充分利用新范式提供的福利,特别是随着网络中的核心数量的增加,需要解决具有挑战性的资源管理问题。 我们的研究主题是如何将应用程序(网络节点)映射到NOC中的应用程序的问题,以便最小化NOC的动态功耗。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号