首页> 外文会议>IEEE International Conference on Consumer Electronics >An Efficient Approximate Sum of Absolute Differences Hardware for FPGAs
【24h】

An Efficient Approximate Sum of Absolute Differences Hardware for FPGAs

机译:用于FPGA的绝对差异硬件的有效近似和

获取原文

摘要

In this paper, we propose an efficient approximate sum of absolute differences (SAD) hardware with very small maximum and average error for FPGAs. The proposed approximate SAD hardware utilizes the unused LUT inputs to reduce area and power consumption while providing an almost accurate result. The proposed approximate SAD hardware has smaller maximum and average error than the approximate SAD hardware in the literature. It uses up to 20% less LUTs than the smallest approximate SAD hardware in the literature. It consumes up to 38% less power than the lowest power consuming approximate SAD hardware in the literature.
机译:在本文中,我们提出了一个有效的绝对差异(SAD)硬件的大致总和,对于FPGA来说具有非常小的最大和平均误差。 所提出的近似悲伤硬件利用未使用的LUT输入来减少面积和功耗,同时提供几乎准确的结果。 所提出的近似悲伤硬件具有比文献中的近似悲伤硬件更小的最大和平均误差。 它比文献中最小的近似悲伤硬件少20%的LUT。 它消耗的功率低38%,而不是文献中的最低功耗。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号