首页> 外文会议>International Conference on Microelectronics >Fractional-Order Image Edge Detector on FPGA
【24h】

Fractional-Order Image Edge Detector on FPGA

机译:FPGA上的分数级图像边缘检测器

获取原文

摘要

In this work, a Fractional-Order edge detector is designed and implemented. A floating point convolution unit is also presented exploiting hardware parallelism. The proposed design is suitable for both integer and fractional-order filters by exploiting the IEEE 754 floating point single precision representation. It also fits for different image resolutions. The design supports several tuning parameters for a greater degree of freedom in design, fractional-order parameter α, the filters used and the threshold. The system is implemented on VIRTEX 5 development board used. The maximum frequency achieved for 3×3 filter is 169.6 MHz.
机译:在这项工作中,设计和实现了分数级边缘检测器。浮点卷积单元也呈现利用硬件并行性。所提出的设计适用于通过利用IEEE 754浮点单精度表示来适用于整数和分数级滤波器。它还适合不同的图像分辨率。该设计支持多种调谐参数,用于设计更大程度的自由度,分数级参数α,使用的滤波器和阈值。该系统在使用的Virtex 5开发板上实现。 3×3滤波器实现的最大频率为169.6 MHz。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号