首页> 外文会议>International symposium on Low power electronics and design >Local transformation techniques for multi-level logic circuits utilizing circuit symmetries for power reduction
【24h】

Local transformation techniques for multi-level logic circuits utilizing circuit symmetries for power reduction

机译:利用电路对称性降低功耗的多级逻辑电路的局部转换技术

获取原文
获取外文期刊封面目录资料

摘要

In this pap er, we present sever al optimization techniques for power reduction utilizing circuit symmetries. There are four kinds of symmetries that we dete ct in a given circuit implementation. First, we pr op ose an algorithm for dete cting the four different typ es ofsymmetries in a given circuit implementation of a Boole an function. Sever alre-synthesis techniques utilizing such symmetries are prop ose d. These techniques enable us to optimize power consumption and delay with no (or very little) ar ea overhead. We have carrie dout experiments on MCNC benchmark circuits to demonstrate the efficiency of the prop ose dtechniques. The aver age power reduction is 14% with little or none ar ea and/or delay overhead.

机译:

在本文中,我们介绍了几种利用电路对称性来降低功耗的优化技术。在给定的电路实现中,我们确定了四种对称性。首先,我们提供一种算法,用于在Boole a函数的给定电路实现中确定四个不同的对称性类型。提出了利用这种对称性的多种综合技术。这些技术使我们能够优化功耗和延迟,而没有(或很少)任何开销。我们在MCNC基准电路上进行了carrie dout实验,以证明所提出的技术的效率。平均年龄降低了14%,几乎没有或没有延迟和/或延迟开销。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号