首页> 外文会议>情報処理学会全国大会 >省電力を目的としたOSによる細粒度パワーゲーティング制御方式の研究
【24h】

省電力を目的としたOSによる細粒度パワーゲーティング制御方式の研究

机译:OS省电型功率门控控制方法研究省电

获取原文

摘要

現代社会では省電力の気運が高まっており,LSIは高度情報化社会を支える基盤として広く利用されているが,その性能に対する消费電力について注目されている.特に近年のLSIプロセスの微細化によって消费電力の中でも支配的となっているリーク電力を削減する技術として,パワーゲーティング(PG: Power Gating)やDualVth ,基板バイアスなどが注目されている.こ の中で筆者らはPG技術に着目する.PG技術は,Intel AtomやARM11などにおいて実用化がなされているがこれらのプロセッサは,ハードウェアがCPUのァィドル期間を予測することで自律してPG制御を行い,ソフトウェアによる制御は行われていない.
机译:在现代社会中,省电正在增加,LSI被广泛用作支持先进信息社会的基础,但它引起了对其性能的功耗的关注。特别是近年来LSI流程的小型化作为一种​​技术为了减少电力主导的泄漏功率,功率门控(PG:Power Gating),Dualvth和Board Bias等被引起的注意力。作者侧重于PG技术。虽然PG技术已经在英特尔atom实际使用和ARM11,通过预测CPU美元时段,这些处理器由硬件自主控制,并且不执行软件控制。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号