首页> 外文会议> >Design of a 16-bit real time stack processor in FPGA
【24h】

Design of a 16-bit real time stack processor in FPGA

机译:FPGA中16位实时堆栈处理器的设计

获取原文
获取外文期刊封面目录资料

摘要

The basic structure and features of a 16-bit real time stack processor is introduced. The design and implementation method of the 16-bit stack processor is presented in the paper. The behavioral description and state machine description is applied to program design using VHDL. The 16-bit real time stack processor implemented by Spartan-II XC2S200 FPGA chip, and is successfully adopted in frequency spectrum controller system of MRI.
机译:介绍了16位实时堆栈处理器的基本结构和功能。提出了16位堆栈处理器的设计与实现方法。行为描述和状态机描述适用于使用VHDL的程序设计。由Spartan-II XC2S200 FPGA芯片实现的16位实时堆栈处理器已成功应用于MRI的频谱控制器系统中。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号