首页> 外文会议> >Architecture of a field-programmable VLSI processor using memory-based cells
【24h】

Architecture of a field-programmable VLSI processor using memory-based cells

机译:使用基于存储器的单元的现场可编程VLSI处理器的体系结构

获取原文

摘要

This paper presents a field programmable VLSI based on a two-dimensional cell array and bit-serial architecture. Bit-serial architecture achieves high utilized ratio irrespective of the word length. Moreover, based on the regular data flow of bit-serial architecture, a lookup table implemented using a shift register is proposed for th cell. One of the arithmetic/logic, memory and control functions is selected in a cell. As a result, area of the cell is reduced.
机译:本文提出了一种基于二维单元阵列和位串行架构的现场可编程VLSI。无论字长如何,位串行体系结构均可实现较高的利用率。此外,基于位串行架构的常规数据流,提出了针对第一个单元使用移位寄存器实现的查找表。在单元中选择算术/逻辑,存储器和控制功能之一。结果,减小了单元的面积。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号