首页> 外文会议> >A 100 mm/sup 2/ 0.95 W single-chip MPEG2 MP@ML video encoder with a 128GOPS motion estimator and a multi-tasking RISC-type controller
【24h】

A 100 mm/sup 2/ 0.95 W single-chip MPEG2 MP@ML video encoder with a 128GOPS motion estimator and a multi-tasking RISC-type controller

机译:具有128GOPS运动估计器和多任务RISC型控制器的100 mm / sup 2 / 0.95 W单芯片MPEG2 MP @ ML视频编码器

获取原文
获取外文期刊封面目录资料

摘要

A single-chip MPEG2 video encoder, VDSP3, has ten cores. All cores are executed in a macroblock-level pipeline similar to that of a previous LSI, VDSP2. The VIF transfers input video data in MPEG format. The ME1 and ME2 functions form a two-step, motion-estimation process. The MSP calculates statistical values for mode selection. The DCTQ performs the forward and inverse functions for both the DCT and quantization. The VLC outputs MPEG2 video streams. The CIF supports both constant-rate and DMA outputs of PES packets. The ERISC controls each core and is capable of performing rate control. The CLKCTL, with a PLL, supplies clock pulses to each core adaptively. The MSP, DCTQ and VLC are modified VDSP2 cores. By using the VDSP3, an MPEG2 MP@ML video encoder system can be realized with two 16 Mb SDRAMs controlled by the MIF in the VDSP3. Regions for the input image, re-ordering, local decoded image and video bit buffer (VBB) are mapped onto the SDRAMs.
机译:单芯片MPEG2视频编码器VDSP3具有十个内核。所有内核均在宏块级流水线中执行,类似于先前的LSI VDSP2。 VIF传输MPEG格式的输入视频数据。 ME1和ME2功能形成一个两步的运动估计过程。 MSP计算用于模式选择的统计值。 DCTQ为DCT和量化执行正向和反向功能。 VLC输出MPEG2视频流。 CIF支持PES数据包的恒定速率和DMA输出。 ERISC控制每个核心,并能够执行速率控制。带有PLL的CLKCTL自适应地向每个内核提供时钟脉冲。 MSP,DCTQ和VLC是经过修改的VDSP2内核。通过使用VDSP3,可以使用由VDSP3中的MIF控制的两个16 Mb SDRAM实现MPEG2 MP @ ML视频编码器系统。输入图像,重新排序,本地解码图像和视频位缓冲区(VBB)的区域被映射到SDRAM。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号