【24h】

Scalable Instruction-Level Parallelism

机译:可扩展的指令级并行

获取原文
获取原文并翻译 | 示例

摘要

This paper presents a model for instruction-level distributed computing that allows the implementation of scalable chip multiprocessors. Based on explicit microthreading it serves as a replacement for out-of-order instruction issue; it defines the model and explores implementations issues. The model results in a fully distributed implementation in which data is distributed to one register file per processor, which is scalable as the number of ports in each register file is constant. The only component with less than ideal scaling properties is the the switching network between processors.
机译:本文提出了一种用于指令级分布式计算的模型,该模型允许实现可扩展的芯片多处理器。基于显式微线程,它可以代替乱序指令;它定义了模型并探讨了实现问题。该模型实现了一种完全分布式的实现,其中,将数据分配给每个处理器一个寄存器文件,由于每个寄存器文件中的端口数是恒定的,因此可以扩展。具有不足理想缩放特性的唯一组件是处理器之间的交换网络。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号