首页> 外文会议>International symposium on System Synthesis >Tuning of loop cache architectures to programs in embedded system design
【24h】

Tuning of loop cache architectures to programs in embedded system design

机译:调整嵌入式系统设计中程序的循环缓存体系结构

获取原文

摘要

Adding a small loop cache to a microprocessor has been shown to reduce average instruction fetch energy for various sets of embedded system applications. With the advent of core-based design, embedded system designers can now tune a loop cache architecture to best match a specific application. We developed an automated simulation environment to find the best loop cache architecture for a given application and technology. Using this environment, we show significant variation in the best architecture for different examples. The results support the need for future fast synthesis of tuned loop cache architectures.
机译:已经显示了向微处理器添加小型循环高速缓存可以减少各种嵌入式系统应用程序的平均指令获取能量。随着基于内核的设计的出现,嵌入式系统设计人员现在可以调整循环缓存体系结构,使其与特定应用程序最匹配。我们开发了一个自动仿真环境,以针对给定的应用程序和技术找到最佳的循环缓存体系结构。使用此环境,对于不同的示例,我们在最佳架构中显示出很大的不同。结果支持对调谐循环缓存体系结构的未来快速综合的需求。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号