首页> 外文会议>CAS'95 proceedings >Testable Design of Microcontrollers using a RISC Approach
【24h】

Testable Design of Microcontrollers using a RISC Approach

机译:使用RISC方法的可测试微控制器设计

获取原文
获取原文并翻译 | 示例

摘要

This paper deals with the CPU design for microcontrollers as a RISC architecture using design for testability techniques. The instruction set is defined, the processor logic design is performed and the on chip structure for test vectors generation, using the minimum area, is presented. We used the results of the algorithmic information theory to balance the complexity of self test machine with one of the test sequence, so that the area is minimised.
机译:本文使用可测试技术设计将微控制器的CPU设计作为RISC架构进行处理。定义指令集,执行处理器逻辑设计,并介绍使用最小面积的用于生成测试向量的片上结构。我们使用算法信息论的结果来平衡自测机与测试序列之一的复杂性,从而使面积最小化。

著录项

  • 来源
    《CAS'95 proceedings》|1995年|221-224|共4页
  • 会议地点 Sinaia(RO);Sinaia(RO)
  • 作者

    Denisa Stefan;

  • 作者单位

    'Politchnica' University of Bucharest, Electronics Telecommunications Dept. Bd. Armata Poporului 1-3, sector 6, Bucharest, Romania;

  • 会议组织
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类 半导体技术;
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号