首页> 外文会议>The 24th IEEE International Symposium on Field-Programmable Custom Computing Machines >Initiation Interval Aware Resource Sharing for FPGA DSP Blocks
【24h】

Initiation Interval Aware Resource Sharing for FPGA DSP Blocks

机译:FPGA DSP模块的启动间隔感知资源共享

获取原文
获取原文并翻译 | 示例

摘要

Resource sharing attempts to minimise usage of hardware blocks by mapping multiple operations onto same block at the cost of an increase in schedule length and initiation interval (II). Sharing multi-cycle high-throughput DSP blocks using traditional approaches results in significantly high II, determined by structure of dataflow graph of the design, thus limiting achievable throughput. We have developed a resource sharing technique that minimises the number of DSP blocks and schedule length given an II constraint.
机译:资源共享试图通过将多个操作映射到同一块上来最大程度地减少硬件块的使用,但要增加调度长度和启动间隔(II)。使用传统方法共享多周期高通量DSP模块会产生很高的II,这取决于设计的数据流图的结构,从而限制了可达到的吞吐量。我们已经开发了一种资源共享技术,该技术可以在II约束下最大限度地减少DSP块的数量和调度长度。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号