【24h】

An Efficient Task Placement Method for Reconfigurable FPGA Systems

机译:可重构FPGA系统的高效任务放置方法

获取原文
获取原文并翻译 | 示例

摘要

In recent years, task placement technology for reconfigurable FPGA has been developed into 2-D arrays. In this paper, we propose a methodology to pre-place hardware resource into multi-area to achieve the high utilization of hardware resource and reduce used area. The method solves the task type placement problems on the partial dynamic reconfigurable systems. The proposed placement method can provide multi reconfigurable area reusable which depends on each request to load corresponding reconfigurable module into pre-place reconfigurable area. In this experiment, the task placement into the configuration area is using by the tool of Xilinx Plan Ahead 14.1 [15] to analyze and verify on the Xilinx Virtex-6 system development platform. Comparison of related work, the experiment results shown that the proposed placement methodology increases 20.1% the utilization of hardware resources and reduces 61.1% the area of hardware resources.
机译:近年来,用于可重配置FPGA的任务放置技术已经发展为二维阵列。在本文中,我们提出了一种将硬件资源预先放置到多个区域中的方法,以实现硬件资源的高利用率并减少使用面积。该方法解决了部分动态可重配置系统上的任务类型放置问题。所提出的放置方法可以提供可重用的多个可重配置区域,其取决于将相应的可重配置模块加载到预放置可重配置区域中的每个请求。在本实验中,通过Xilinx Plan Ahead 14.1 [15]的工具将任务放置在配置区域中,以在Xilinx Virtex-6系统开发平台上进行分析和验证。通过对相关工作的比较,实验结果表明,所提出的布局方法可以增加20.1%的硬件资源利用率,减少61.1%的硬件资源面积。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号