多/众核处理器访存行为研究

摘要

多/众核处理器集成的计算核心数增加、片上网络规模增大、拓扑结构层次化,使得访存行为越来越复杂.针对这一领域,首先建立请求者-服务者访存行为理想化模型,分析了处理器访存请求延迟与内存延迟、通道传输延迟之间的关系.进一步,建立更加真实的分簇-多级访存模型,并通过模拟器研究了体系结构(计算簇数、计算核心数、内存延迟等)和应用特征(访存数据长度等)对访存行为的影响.接着,测试了Cell和GTX200 GPU两种众核处理器,部分验证了前面的分析模拟结果.处理器访存行为研究可有效指导体系结构、编程模型、算法设计等硬软件设计.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号