首页> 中文会议>2013中国智能电网学术研讨会 >智能电表通信芯片中通用调制IP核的设计

智能电表通信芯片中通用调制IP核的设计

摘要

本文首先设计了智能电表通信芯片的整体架构,分析了市场上芯片的常用通信技术和调制解调方式,进而提出了一种基于数字频率合成技术的多模式调制方案;然后利用DSP Builder进行设计与仿真,最终转化为VHDL语言形式的IP核,可直接用于智能电表通信芯片的设计中.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号