首页> 中文会议>第二届DDS技术与应用研讨会 >一种快速捷变频率合成器的实现途径

一种快速捷变频率合成器的实现途径

摘要

本文介绍一种低杂散低相噪快速变频率合成器的实现途径,该合成器采用DDS芯片(AD9852)加倍频的方案.为提高频率捷变速度和输出频率精度,采用TI公司的TMS320C31作为控制电路,捷变频时间小于100ns,相位噪声小于-124dBc/Hz/1kHz.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号