首页> 中文会议>全国第15届计算机辅助设计与图形学学术会议 >基于类扭环计数器的CMOS分频电路的设计

基于类扭环计数器的CMOS分频电路的设计

摘要

本文分析了用于高速串行收发系统接收端的时钟分频电路的设计,通过对扭环计数器计数原理的分析,提出了一种基于类扭环计数器的分频电路,该电路可以模式可选的实现奇数分频和偶数分频,并达到相应的占空比.文中给出了电路的CMOS实现,并在SMIC 0.18um CMOS工艺下采用Cadence公司的Spectre进行了仿真,结果显示电路可达到预期要求,最大工作频率可达1.25GHz.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号