高精度CMOS峰值保持电路设计

摘要

本文介绍了一种CMOS峰值保持电路。该电路具有精度高,输出摆幅大,驱动能力强等特点。本电路的工作过程包括“读”状态和“写”状态。在“写”状态时,通过OTA追踪信号,将峰值存储到保持电容中。在“读”状态时,将OTA连接成单位增益Buffer使用,将存储到保持电容上峰值读出。该工作过程可以有效消除放大器自身offset产生的影响,减小误差。通过仿真,该电路在输出幅度在400mV~1.8V范围内,误差小于1%。本电路将采用Chart 0.35um工艺进行流片。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号