首页> 外国专利> METHODS OF MANUFACTURING STACKED SEMICONDUCTOR DIE ASSEMBLIES WITH HIGH EFFICIENCY THERMAL PATHS

METHODS OF MANUFACTURING STACKED SEMICONDUCTOR DIE ASSEMBLIES WITH HIGH EFFICIENCY THERMAL PATHS

机译:具有高效热路径的堆叠半导体模具组件的制造方法

摘要

Method for packaging a semiconductor die assemblies. In one embodiment, a method is directed to packaging a semiconductor die assembly having a first die and a plurality of second dies arranged in a stack over the first die, wherein the first die has a peripheral region extending laterally outward from the stack of second dies. The method can comprise coupling a thermal transfer structure to the peripheral region of the first die and flowing an underfill material between the second dies. The underfill material is flowed after coupling the thermal transfer structure to the peripheral region of the first die such that the thermal transfer structure limits lateral flow of the underfill material.
机译:包装半导体模具组件的方法。 在一个实施例中,一种方法旨在封装具有第一管芯的半导体管芯组件和设置在第一模具上的堆叠中的多个第二管芯,其中第一管芯具有从第二模具堆叠横向向外延伸的外围区域 。 该方法可以包括将热转印结构耦合到第一管芯的外围区域并在第二模具之间流动底部填充材料。 底部填充材料在将热转印结构耦合到第一模具的外围区域之后流动,使得热转印结构限制底部填充材料的横向流动。

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号