存储器映射设备(74)用于解码CPU地址信号并在连接到系统总线的更多条输出线上生成相关信号,从而增加了CPU可以访问的可寻址位置的数量。
改进的优先总线通信通过矢量中断方案(210)来提供该中断方案,其中优先级线(212)以菊花链的方式耦合到系统中的其他从模块。在优选实施例中,系统采用分布式CPU使用处理器间中断技术的模块(22、24),该技术利用一对通常可访问的存储设备(300、302)。处理器之一可以用作仿真器,并且在仿真器处理器中有利地利用可编程逻辑阵列(406)。
公开/公告号US4365294A
专利类型
公开/公告日1982-12-21
原文格式PDF
申请/专利权人 NIZDORF COMPUTER CORPORATION;
申请/专利号US19800138957
发明设计人 RICHARD A. STOKKEN;
申请日1980-04-10
分类号G06F15/16;G06F13/00;
国家 US
入库时间 2022-08-22 09:52:20