首页> 外国专利> SHARED BW ARCHITECTURE FOR APPLICATIONS WITH VARYING LEVELS OF INTEGRITY REQUIREMENTS

SHARED BW ARCHITECTURE FOR APPLICATIONS WITH VARYING LEVELS OF INTEGRITY REQUIREMENTS

机译:具有不同完整性要求的应用程序的共享BW体系结构

摘要

Communications systems architecture using a single shared resource bus to interconnect a plurality of subsystems each handling information having a first predetermined importance level and an error detect wrapper for encoding information to and from each such subsystem to detect errors in transmission along the shared resource bus. A heartbeat monitor is also provided for use in those subsystems handling information having a second predetermined level of importance to disable the subsystem if an error occurs within the subsystem.
机译:使用单个共享资源总线来互连多个子系统的通信系统体系结构,每个子系统处理具有第一预定重要性级别的信息,以及一个错误检测包装器,用于对往返于每个此类子系统的信息进行编码,以检测沿共享资源总线的传输中的错误。还提供了一种心跳监视器,用于那些子系统中处理具有第二预定重要性级别的信息的子系统,如果子系统中发生错误,则禁用该子系统。

著录项

  • 公开/公告号EP0883838A1

    专利类型

  • 公开/公告日1998-12-16

    原文格式PDF

  • 申请/专利权人 HONEYWELL INC.;

    申请/专利号EP19970934360

  • 发明设计人 FYE JAMES C.;

    申请日1997-07-31

  • 分类号G05D1/00;G06F11/00;G06F13/40;

  • 国家 EP

  • 入库时间 2022-08-22 02:20:45

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号