首页> 外国专利> Backup redundant routing system crossbar switch architecture for multi-processor system interconnection networks

Backup redundant routing system crossbar switch architecture for multi-processor system interconnection networks

机译:多处理器系统互连网络的备用冗余路由系统纵横开关架构

摘要

The present invention provides a new crossbar switch which is implemented by a first plurality of chips. Each chip is completely programmable to couple to every node in the system, e.g., from one node to about one thousand nodes (corresponding to present-day technology limits of about one thousand I/O pins) although conventional systems typically support no more than 32 nodes. The crossbar switch can be implemented to support only one node, then one chip can be used to route all 64 bits in parallel for 64 bit microprocessors. A second plurality of chips in parallel provides the redundancy necessary for a high availability system.
机译:本发明提供了一种新的纵横开关,其由第一多个芯片实现。每个芯片都是完全可编程的,可以耦合到系统中的每个节点,例如,从一个节点到大约一千个节点(相当于当今技术限制,约一千个I / O引脚),尽管常规系统通常支持不超过32个节点。可以将纵横开关实现为仅支持一个节点,然后可以使用一块芯片为64位微处理器并行路由所有64位。并行的第二多个芯片提供了高可用性系统所需的冗余。

著录项

  • 公开/公告号US6263415B1

    专利类型

  • 公开/公告日2001-07-17

    原文格式PDF

  • 申请/专利权人 HEWLETT-PACKARD CO;

    申请/专利号US19990296038

  • 发明设计人 PADMANABHA I. VENKITAKRISHNAN;

    申请日1999-04-21

  • 分类号G06F151/70;G06F158/00;G06F133/60;G06F132/00;

  • 国家 US

  • 入库时间 2022-08-22 01:03:46

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号