首页> 外国专利> Minimum latency propagation of variable pulse width signals across clock domains with variable frequencies

Minimum latency propagation of variable pulse width signals across clock domains with variable frequencies

机译:可变脉冲宽度信号在频率范围内跨时钟域的最小延迟传播

摘要

An apparatus comprising a counter circuit, a first register circuit, a second register circuit and an output circuit. The counter circuit may be configured to generate a count signal in response to a data input signal and a first clock signal operating in a first clock domain. The first register circuit may be configured to generate a first control signal in response to the count signal. The second register circuit may be configured to generate a second control signal in response to the data input signal. The output circuit may be configured to generate a data output signal operating in a second clock domain in response to the first control signal, the second control signal, the count signal, and a second clock signal.
机译:一种设备,包括计数器电路,第一寄存器电路,第二寄存器电路和输出电路。计数器电路可以被配置为响应于在第一时钟域中操作的数据输入信号和第一时钟信号来产生计数信号。第一寄存器电路可以被配置为响应于计数信号而产生第一控制信号。第二寄存器电路可以被配置为响应于数据输入信号而生成第二控制信号。输出电路可以被配置为响应于第一控制信号,第二控制信号,计数信号和第二时钟信号而产生在第二时钟域中操作的数据输出信号。

著录项

  • 公开/公告号US2003237014A1

    专利类型

  • 公开/公告日2003-12-25

    原文格式PDF

  • 申请/专利权人 LSI LOGIC CORPORATION;

    申请/专利号US20020184331

  • 发明设计人 KASTURIRANGA RANGAM;

    申请日2002-06-25

  • 分类号G06F1/04;

  • 国家 US

  • 入库时间 2022-08-21 23:15:01

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号