首页> 外国专利> STOCHASTIC ANALYSIS PROCESS OPTIMIZATION FOR INTEGRATED CIRCUIT DESIGN AND MANUFACTURE

STOCHASTIC ANALYSIS PROCESS OPTIMIZATION FOR INTEGRATED CIRCUIT DESIGN AND MANUFACTURE

机译:集成电路设计与制造的随机分析过程优化

摘要

An Integrated Circuit Design tool incorporating a Stochastic Analysis Process ("SAP") is described. The SAP can be applied on many levels of circuit components including transistor devices, logic gate devices, and System-on-Chip or chip designs. The SAP replaces a large number of traditional Monte Carlo simulations with operations using a small number of sampling points or corners. The SAP is a hierarchical approach using a model fitting process to generate a model that can be used with any number of performance memos to generate performance variation predictions along with corresponding statistical information (e.g., mean, three-sigma probability, etc.). The SAP provides an efficient way of modeling the circuit or system variation due to global parameters such as device dimensions, interconnect wiring variations, economic variations, and manufacturing variations.
机译:描述了结合了随机分析过程(“ SAP”)的集成电路设计工具。 SAP可以应用于许多级别的电路组件,包括晶体管设备,逻辑门设备以及片上系统或芯片设计。 SAP通过使用少量采样点或拐角的操作来代替大量传统的蒙特卡洛模拟。 SAP是使用模型拟合过程来生成模型的分层方法,该模型可与任何数量的性能备忘录一起使用以生成性能变化预测以及相应的统计信息(例如,均值,三西格玛概率等)。 SAP提供了一种有效的方法来对由于全局参数(例如设备尺寸,互连布线变化,经济变化和制造变化)而引起的电路或系统变化建模。

著录项

  • 公开/公告号EP1836626A2

    专利类型

  • 公开/公告日2007-09-26

    原文格式PDF

  • 申请/专利权人 ANOVA SOLUTIONS INC.;

    申请/专利号EP20050853920

  • 发明设计人 CHIU HSIEN-YEN;WANG MEILING;LI JUN;

    申请日2005-12-12

  • 分类号G06F17/50;

  • 国家 EP

  • 入库时间 2022-08-21 20:38:43

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号