首页> 外国专利> Memory with a core-based virtual ground and dynamic reference sensing scheme

Memory with a core-based virtual ground and dynamic reference sensing scheme

机译:具有基于内核的虚拟地面和动态参考传感方案的内存

摘要

A core-based multi-bit memory (400) having a dual-bit dynamic referencing architecture (408, 410) fabricated on the memory core (401). A first reference array (408) and a second reference array (410) are fabricated on the memory core (401) such that a reference cell pair (185) comprising one cell (182) of the first reference array (408) and a corresponding cell (184) of the second reference array (410) are read and averaged to provide a reference voltage for reading a data array(s).
机译:基于核的多位内存( 400 ),具有在内存内核( 401 )上构建的双位动态引用体系结构( 408、410 )。 B>)。在存储核心( 401 )上制造了一个第一参考阵列( 408 )和一个第二参考阵列( 410 ),从而使参考单元对( 185 ),包含第一参考数组( 408 )的一个单元格( 182 )和相应的单元格( 184 410 )的B>并取平均值,以提供用于读取数据阵列的参考电压。

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号