首页> 外国专利> Microprocessor with first processor for debugging second processor

Microprocessor with first processor for debugging second processor

机译:带有第一处理器的微处理器,用于调试第二处理器

摘要

A microprocessor integrated circuit includes first and second processors, an internal memory accessible by the first and second processors, and a bus interface unit configured to interface to a bus external to the microprocessor for providing access to a memory external to the microprocessor. The bus interface unit, external bus, and external memory are accessible by the second processor but are inaccessible by the first processor. The first processor writes debug information to the internal memory. The first processor detects an event and provides a notification of the event to the second processor. The second processor, coupled to the bus interface unit, executes microcode in response to the event notification received from the first processor. The microcode reads the debug information from the internal memory and writes the debug information to the external memory via the bus interface unit and external bus for use in debugging the second processor.
机译:微处理器集成电路包括第一处理器和第二处理器,可由第一处理器和第二处理器访问的内部存储器以及总线接口单元,该总线接口单元被配置为与微处理器外部的总线接口,以提供对微处理器外部的存储器的访问。总线接口单元,外部总线和外部存储器可由第二处理器访问,但可由第一处理器访问。第一处理器将调试信息写入内部存储器。第一处理器检测事件并将事件通知提供给第二处理器。耦合到总线接口单元的第二处理器响应于从第一处理器接收的事件通知执行微代码。微代码从内部存储器读取调试信息,并通过总线接口单元和外部总线将调试信息写入外部存储器,以调试第二个处理器。

著录项

  • 公开/公告号US8443175B2

    专利类型

  • 公开/公告日2013-05-14

    原文格式PDF

  • 申请/专利权人 G. GLENN HENRY;JUI-SHUAN CHEN;

    申请/专利号US20100748753

  • 发明设计人 G. GLENN HENRY;JUI-SHUAN CHEN;

    申请日2010-03-29

  • 分类号G06F15/00;G06F15/76;G06F9/44;G06F9/00;G06F7/38;G06F11/00;

  • 国家 US

  • 入库时间 2022-08-21 16:45:56

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号