首页> 外国专利> Instructions to mark beginning and end of non transactional code region requiring write back to persistent storage

Instructions to mark beginning and end of non transactional code region requiring write back to persistent storage

机译:标记非事务代码区域的开始和结束的指令,需要写回持久存储

摘要

A processor in described having an interface to non-volatile random access memory and logic circuitry. The logic circuitry is to identify cache lines modified by a transaction which views the non-volatile random access memory as the transaction's persistence storage. The logic circuitry is also to identify cache lines modified by a software process other than a transaction that also views said non-volatile random access memory as persistence storage.
机译:所描述的处理器具有到非易失性随机存取存储器和逻辑电路的接口。逻辑电路将识别由事务修改的高速缓存行,该事务将非易失性随机存取存储器视为事务的持久性存储。逻辑电路还用于识别由软件过程修改的高速缓存行,该事务处理除了将所述非易失性随机存取存储器视为持久性存储的事务之外。

著录项

  • 公开/公告号US9547594B2

    专利类型

  • 公开/公告日2017-01-17

    原文格式PDF

  • 申请/专利权人 INTEL CORPORATION;

    申请/专利号US201313843760

  • 发明设计人 THOMAS WILLHALM;

    申请日2013-03-15

  • 分类号G06F12/0811;G06F12/08;G06F9/46;

  • 国家 US

  • 入库时间 2022-08-21 13:43:42

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号