首页> 外国专利> Network-aware cache coherence protocol enhancement

Network-aware cache coherence protocol enhancement

机译:网络感知缓存一致性协议增强

摘要

A non-uniform memory access system includes several nodes that each have one or more processors, caches, local main memory, and a local bus that connects a node's processor(s) to its memory. The nodes are coupled to one another over a collection of point-to-point interconnects, thereby permitting processors in one node to access data stored in another node. Memory access time for remote memory takes longer than local memory because remote memory accesses have to travel across a communications network to arrive at the requesting processor. In some embodiments, inter-cache and main-memory-to-cache latencies are measured to determine whether it would be more efficient to satisfy memory access requests using cached copies stored in caches of owning nodes or from main memory of home nodes.
机译:一种非统一的内存访问系统,包括几个节点,每个节点都有一个或多个处理器,缓存,本地主内存以及将节点的处理器连接到其内存的本地总线。这些节点通过一组点对点互连相互耦合,从而允许一个节点中的处理器访问存储在另一节点中的数据。远程存储器的存储器访问时间比本地存储器要长,因为远程存储器访问必须穿越通信网络才能到达请求的处理器。在一些实施例中,测量高速缓存之间和主存储器到高速缓存之间的等待时间以确定使用存储在拥有节点的高速缓存中或来自归属节点的主存储器的高速缓存的副本来满足存储器访问请求是否更有效。

著录项

  • 公开/公告号US10402327B2

    专利类型

  • 公开/公告日2019-09-03

    原文格式PDF

  • 申请/专利权人 ADVANCED MICRO DEVICES INC.;

    申请/专利号US201615358318

  • 发明设计人 DAVID A. ROBERTS;EHSAN FATEHI;

    申请日2016-11-22

  • 分类号G06F12/08;G06F12/0815;G06F12/084;G06F12/0817;G06F13/16;

  • 国家 US

  • 入库时间 2022-08-21 12:13:31

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号