首页> 外国专利> METHOD FOR HIGH PERFORMANCE STANDARD CELL DESIGN TECHNIQUES IN FINFET BASED LIBRARY USING LOCAL LAYOUT EFFECTS (LLE)

METHOD FOR HIGH PERFORMANCE STANDARD CELL DESIGN TECHNIQUES IN FINFET BASED LIBRARY USING LOCAL LAYOUT EFFECTS (LLE)

机译:基于局部布局效应(LLE)的基于FinFET的图书馆高性能标准单元设计技术的方法

摘要

Inventive concepts describe a method for high performance standard cell design techniques in FinFET based library using LLE. Inventive concepts describe a fabrication process using a standard FinFET cell layout having double diffusion breaks (DDBs) and single diffusion breaks (SDBs). According to one example embodiment, the method comprises of removing one or more fingers of a P-type FinFet (PFET) from a standard FinFET cell layout. After removing the one or more fingers, a Half-Double Diffusion Break (Half-DDB) is introduced on a N-type FinFET (NFET) side inside a cell boundary using a cut-poly layer. The cut-poly layer not only isolates the PFET and NFET gates and also becomes an integral part of hybrid structure. Further, the removed one or more fingers of PFET gates are converted to two floating PFET gates by shorting a drain terminal and a source terminal of the PFET gate to a common power net.
机译:发明概念描述了一种基于LLE的基于FinFET的库中的高性能标准单元设计技术的方法。发明构思描述了使用具有双扩散断裂(DDB)和单扩散断裂(SDB)的标准FinFET单元布局的制造工艺。根据一个示例实施例,该方法包括从标准FinFET单元布局中去除P型FinFet(PFET)的一个或多个指状物。移开一个或多个手指后,使用切割多晶硅层在单元边界内的N型FinFET(NFET)侧引入半双扩散中断(Half-DDB)。切割多晶硅层不仅隔离PFET和NFET栅极,而且成为混合结构的组成部分。此外,通过将PFET栅极的漏极端子和源极端子短路到公共电源网络,将去除的一个或多个PFET栅极的指状物转换为两个浮置PFET栅极。

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号