首页> 中国专利> 一种高并行度的卷积运算取数方法和电路

一种高并行度的卷积运算取数方法和电路

摘要

本发明提供了一种高并行度的卷积运算取数方法和电路,所述方法包括以下步骤:第一读数单元从主存储单元中读取第一数据,并将读取到的第一数据依次写入第一行缓存组中;第一重组控制单元在第一行缓存组被填满后,对第一行缓存组中的各缓存行缓存的第一数据进行组装,得到重组装后的单行第一数据,并将单行第一数据写入第一输出缓存单元中;第二读数单元和第二重组控制单元根据同样的方式从主存储单元中读取第二数据并写入第二输出缓存单元中;乘加阵列单元获取当前第一输出缓存单元中的第一数据和第二输出缓存单元中的第二数据,进行乘加运算后输出运算结果。上述方案可以有效提高数据读取并行度,进而提高卷积运算效率。

著录项

  • 公开/公告号CN110751263B

    专利类型发明专利

  • 公开/公告日2022-07-01

    原文格式PDF

  • 申请/专利权人 瑞芯微电子股份有限公司;

    申请/专利号CN201910848453.2

  • 发明设计人 廖裕民;郑柏春;

    申请日2019-09-09

  • 分类号G06N3/04;G06N3/063;

  • 代理机构福州市景弘专利代理事务所(普通合伙);

  • 代理人林祥翔;郭鹏飞

  • 地址 350003 福建省福州市鼓楼区软件大道89号18号楼

  • 入库时间 2022-08-23 13:56:37

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号