法律状态公告日
法律状态信息
法律状态
2018-11-23
授权
授权
2016-11-09
实质审查的生效 IPC(主分类):G01R31/02 申请日:20160729
实质审查的生效
2016-10-12
公开
公开
技术领域
本发明涉及一种检测装置,具体涉及一种剩余电流线圈断线检测装置,本发明还涉及该剩余电流线圈断线检测装置的检测方法。本发明属于检测装置设计领域。
背景技术
剩余电流检测装置一般由检测仪和检测线圈组成。如图1所示,电流线圈通过两根电流线接到检测仪上,形成剩余电流回路。剩余电流检测装置在安装过程中,有时会出现检测仪与检测线圈忘接情况;还会有可能出现接上了,但在剩余电流检测装置摆放过程中出现电流线脱落的情况。在读剩余电流装置中的剩余电流值为零时,并不能判断检测仪与检测线圈的电流线没有接好,因为在完全接好的情况下,剩余电流值也有可能为零。这就需要有一种新的方式来检测剩余电流线圈断线的情况,现有技术尚无法做到这一点。
发明内容
为解决现有技术的不足,本发明的目的在于提供一种剩余电流线圈断线检测装置及其检测方法,以解决现有技术难以检测剩余电流线圈断线的技术问题。
为了实现上述目标,本发明采用如下的技术方案:
一种剩余电流线圈断线检测装置,其特征在于,包括CPU主控模块、剩余电流检测电路、通信模块、电源模块,所述CPU主控模块分别连接剩余电流检测电路、通信模块、电源模块,剩余电流检测电路连接剩余电流线圈。
前述的一种剩余电流线圈断线检测装置,其特征在于,所述剩余电流检测电路包括第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第一电容、第二电容、第一二极管、第二二极管,第一电阻一端分别连接第二电阻一端、第一二极管正极、第二二极管负极、第四电阻一端、线圈正极,第一电阻另一端分别连接第五电阻一端、第三电阻一端、第一二极管负极、第二二极管正极、线圈负极,第二电阻另一端、第三电阻另一端分别连接CPU主控模块,第四电阻另一端连接第一电容一端,第一电容另一端连接第二电容一端并接地,第二电容另一端连接第五电阻另一端。
前述的一种剩余电流线圈断线检测装置,其特征在于,CPU主控模块包括CPU,第二电阻另一端连接CPU上的一个GPIO引脚,第三电阻另一端连接CPU上的另一个GPIO引脚。
前述的一种剩余电流线圈断线检测装置,其特征在于,通信模块为RS485通信电路。
前述一种剩余电流线圈断线检测装置的检测方法,其特征在于,包括如下步骤:
步骤一:正常情况下,CPU主控模块把两个引脚CPU_IO1和CPU_IO2设置成输出类型,并将两个引脚置成低电平;
步骤二:当CPU主控模块通过IIN+和IIN-两端的电压为零时,CPU主控模块将GPIO引脚CPU_IO1置成高电平,CPU主控模块将GPIO引脚CPU_IO2置成低电平,通过IIN+和IIN-两端的电压的不同判断外接剩余电流线圈是否断线。
本发明的有益之处在于:本发明的一种剩余电流线圈断线检测装置实现了对外接剩余电流线圈是否断线的检测,使用方便,检测迅速可靠,具有很好的应用前景。
附图说明
图1是剩余电流检测装置示意图;
图2是本发明一种剩余电流线圈断线检测装置的原理图;
图3是本发明一种剩余电流线圈断线检测装置中剩余电流检测电路的具体结构图;
图4是本发明一种剩余电流线圈断线检测装置的检测方法流程图。
图中附图标记的含义:
1、CPU主控模块,2、剩余电流检测电路,3、通信模块,4、电源模块,5、指示模块。
具体实施方式
以下结合附图和具体实施例对本发明作具体的介绍。
参照图2所示,本发明一种剩余电流线圈断线检测装置,包括CPU主控模块1、剩余电流检测电路2、通信模块3、电源模块4,CPU主控模块分别连接剩余电流检测电路、通信模块、电源模块,剩余电流检测电路连接剩余电流线圈。剩余电流检测电路用于检测外接剩余电流线圈是否断线,并将检测结果传送给CPU主控模块,CPU主控模块连接的通信模块用于上位机与CPU主控模块之间的通信。电源模块用于向CPU主控模块供电,而指示模块5用于显示检测结果状态。
在剩余电流检测电路中,如图3所示,剩余电流检测电路包括第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第一电容C1、第二电容C2、第一二极管D1、第二二极管D2,第一电阻一端分别连接第二电阻一端、第一二极管正极、第二二极管负极、第四电阻一端、线圈正极,第一电阻另一端分别连接第五电阻一端、第三电阻一端、第一二极管负极、第二二极管正极、线圈负极,第二电阻另一端、第三电阻另一端分别连接CPU主控模块,第四电阻另一端连接第一电容一端,第一电容另一端连接第二电容一端并接地,第二电容另一端连接第五电阻另一端。
本发明增加了R2和R3两个200欧姆的电阻,R2一端接CTA即线圈正极,一端接到CPU_IO1即CPU上的一个GPIO引脚。R3一端接CTB即线圈负极,一端接到CPU_IO2即CPU上的另一个GPIO引脚。
正常情况下,CPU主控模块把两个引脚CPU_IO1和CPU_IO2设置成输出类型,并将两个引脚置成低电平即0V,此时,R2和R3两个电阻等效串联成一个400欧姆的电阻。上述等效串联电阻与R1并联行将成一个44.4欧姆的电阻。
当CPU主控模块通过IIN+和IIN-两端的电压为零时,会有两状况:一种是外接剩余电流线圈输出电流为零即外部没有剩余电流;另一种是外接剩余电流线圈断线的了,剩余电流输出的电流没有进入剩余电流检测模块。此时CPU主控模块将GPIO引脚CPU_IO1置成高电平即3.3V,将CPU主控模块将GPIO引脚CPU_IO2置成低电平即0V。当剩余电流线圈断线时IIN+和IIN-两端的电压为0.337V左右。当剩余电流线圈没有断线且输出为零时,因为剩余电流线圈本身的直流电阻在50欧姆左右,与R1并联, IIN+和IIN-两端的电压将在0.2V左右,通过IIN+和IIN-两端的电压的不同可以判断外接剩余电流线圈是否断线。
以上显示和描述了本发明的基本原理、主要特征和优点。本行业的技术人员应该了解,上述实施例不以任何形式限制本发明,凡采用等同替换或等效变换的方式所获得的技术方案,均落在本发明的保护范围内。
机译: 具有直接影响剩余电流不变的交流/直流敏感剩余电流检测装置和脉冲剩余电流检测装置
机译: 电压检测装置,电池剩余电压检测装置,电压检测方法,电池剩余电压检测方法,电子钟表及电子设备
机译: 断线检测装置,具有断线检测功能的装置以及断线检测方法