首页> 中国专利> 时间交织模数转换器采样时间偏移校准方法

时间交织模数转换器采样时间偏移校准方法

摘要

本发明提供一种时间交织模数转换器采样时间偏移校准方法,步骤包括:设置一参考通道,令参考通道与时间交织模数转换器的第一子通道保持固定的时间偏移τ0;计算第一子通道与参考通道的输出自相关值;调节第二子通道的采样时间,令第二子通道与参考通道的输出自相关值趋近于第一子通道与参考通道的输出自相关值;利用LMS算法收敛,使第二子通道的采样时间与参考通道的采样时间的差值趋近于τ0;依此类推,直到第N子通道的采样时间与参考通道的采样时间的差值趋近于τ0。本发明在不增加额外校准通道的条件下,能够保持校准收敛过程中相关计算结果对时间偏移误差的敏感度,提高校准的收敛速度和精度。

著录项

  • 公开/公告号CN104993828A

    专利类型发明专利

  • 公开/公告日2015-10-21

    原文格式PDF

  • 申请/专利权人 无锡比迅科技有限公司;

    申请/专利号CN201510494733.X

  • 发明设计人 任咏林;丁洋;

    申请日2015-08-13

  • 分类号H03M1/10(20060101);H03M1/12(20060101);

  • 代理机构无锡华源专利商标事务所(普通合伙);

  • 代理人林弘毅;聂汉钦

  • 地址 214000 江苏省新区长江路21-1号无锡国家集成电路设计园(创源大厦)208-4室

  • 入库时间 2023-12-18 11:33:29

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-04-09

    授权

    授权

  • 2015-11-18

    实质审查的生效 IPC(主分类):H03M1/10 申请日:20150813

    实质审查的生效

  • 2015-10-21

    公开

    公开

说明书

技术领域

本发明涉及模数转换器,特别涉及一种对于时间交织模数转换器的采样时 间偏移的校准方法。

背景技术

时间交织模数转换器(Time-interleaved Analog-to-digital converter, TI ADC),如图1所示,作为一种突破速度瓶颈的重要途径,已经成为模数转 换器研究的热门方向。对于N通道的时间交织模数转换器,每个通道包含独立 的采样保持放大器(Sample and hold Amplifier,SHA),在系统时钟的控制 下轮流对输入信号进行采样,并由后续模数转换器对采样值进行量化。最后, 各通道依次输出量化结果构成输入信号的量化结果,如图2所示。

如图3所示,通道间的失调失配(offset mismatch)、增益失配(gain  mismatch)和采样时间偏移(timing skew)存在于时间交织模数转换器转换 过程中,且极大影响了时间交织模数转换器的性能。

对于高频输入信号,采样时间偏移的影响尤为显著,如图4所示。采样时 间的微小偏移都会导致大的采样误差,造成输出信号的信噪比和信噪失真比都 急剧下降。因此,针对采样时间偏移的校准技术是提高时间交织模数转换器速 度的关键。

采样时间偏移的校准通常分为两步,采样时间偏移的提取和采样时间偏移 的补偿。采样时间偏移的补偿通过模拟域延迟线或数字域插值滤波器实现,采 样时间偏移的提取较多采用基于统计的相关计算提取方法。传统的基于统计的 采样时间偏移的提取方法如图5所示。对采样时间偏移的校准过程如图6、图 7所示。

图5引入一个额外的参考通道(REF ADC),它对输入信号进行采样。采样 周期可以是(1/N)Ts、(N+1)Ts或者(2N+1)Ts等(Ts是时间交织模数转换器的 子通道采样周期)。这样,参考通道依次与时间交织模数转换器的子通道同时 采样,当参考通道与第1个时间交织模数转换器的子通道(ADC1)一起采样, 得到参考通道量化输出ADC_ref1,对应的子通道输出为ADC1,计算其自相关 值:

R1=E[ADC1·ADC_ref1]

如图6中自相关计算结果R的仿真结果所示,此自相关值的最大特点在于 当参考通道与子通道的偏移值τ为0时取极大值。而且在τ不大时是随着τ的绝对 值增大而减小的。因此,如图7所示,可以调节子通道1(ADC1)的采样时间, 通过比较调节前后的自相关计算结果来决定下一步的调节方向。如果子通道延 时调大,自相关值增大则下一次继续调大延时,自相关值减小则下次反方向调 节延时。如此迭代最终自相关值达到极大值,对应的,子通道1与参考通道的 τ值趋于0。

接下来,调节子通道2(ADC2)的采样时间,直到其与参考通道的偏移值 趋于0。依次类推,直到所有子通道与参考通道的τ值都趋于0。于是所有子通 道之间的采样时间偏移趋于0,达到了子通道采样时间偏移校准的目的。

上述方法的优点在于逻辑简单,只需要增加一个额外的通道和相应的采样 时钟。但问题在于,如图7所示,相关值在τ趋近于0时会平坦化,对τ值变化 不敏感,导致LMS算法收敛速度变慢,精度不高。

发明内容

本发明提供一种时间交织模数转换器采样时间偏移校准方法,在不增加额 外校准通道的条件下,保持校准收敛过程中相关计算结果R对采样时间偏移误 差τ的敏感度,提高校准的收敛速度和精度。

本发明的技术方案如下:

一种时间交织模数转换器采样时间偏移校准方法,包括如下步骤:

步骤一,设置一参考通道,参考通道依次与时间交织模数转换器的子通道 同时对输入信号进行采样;

步骤二,令参考通道与时间交织模数转换器的第一子通道保持固定的时间 偏移τ0;计算第一子通道与参考通道的输出自相关值;

步骤三,调节第二子通道的采样时间,令第二子通道与参考通道的输出自 相关值趋近于第一子通道与参考通道的输出自相关值;

步骤四,利用LMS算法收敛,使第二子通道的采样时间与参考通道的采样 时间的差值趋近于τ0

步骤五,依此类推,直到第N子通道的采样时间与参考通道的采样时间的 差值趋近于τ0

本发明的有益技术效果是:

本发明在不增加额外校准通道的条件下,能够保持校准收敛过程中相关计 算结果R对时间偏移误差τ的敏感度,提高校准的收敛速度和精度。

本发明的优点将在下面具体实施方式部分的描述中给出,部分将从下面的 描述中变得明显,或通过本发明的实践了解到。

附图说明

图1是时间交织模数转换器。

图2是时间交织模数转换器的信号波形图。

图3是时间交织模数转换器的误差示意图。

图4是采样时间偏移误差示意图。

图5是传统采样时间偏移校准方法。

图6是传统采样时间偏移校准方法收敛过程示意图。

图7是传统采样时间偏移校准方法收敛后的信号波形图。

图8是本发明采样时间偏移校准方法。

图9是本发明采样时间偏移校准方法收敛示意图。

图10是本发明采样时间偏移校准方法收敛后的信号波形图。

具体实施方式

下面结合附图对本发明的具体实施方式做进一步说明。

本发明提供一种时间交织模数转换器的时间偏移误差校准方法,如图8所 示。在不增加额外校准通道的条件下,该校准方法能够保持校准收敛过程中相 关计算结果R对时间偏移误差τ的敏感度,提高校准的收敛速度和精度。其校 准收敛过程如图9和图10所示。

本发明的基本思路是,通过电路设计,令参考通道REF ADC与时间交织模 数转换器一个子通道保持一个固定的时间偏移τ0。以子通道1(ADC1)为例, 其与参考通道的时间偏移为τ0,计算参考通道与子通道1输出的自相关值R1。 调节子通道2(ADC2)的采样时间,令子通道2与参考通道的输出相关值R2 趋近于R1。于是,当LMS(最小均方)算法收敛时,子通道2采样时间与参考 通道采样时间的差值趋近于τ0。依此类推,直到子通道N(ADCN)与参考通道 的输出相关值RN也趋近于R1,子通道N(ADCN)采样时间与参考通道采样时 间的差值趋近于τ0。当所有子通道与参考通道采样时间偏移都是τ0时,它们之 间的采样时间偏移趋于0,达到了校准通道间时间偏移误差的目的。

从图10中可以看到,由于τ0≠0,可以保持LMS算法收敛过程中,自相 关计算结果对τ值敏感度始终高于传统算法。并且,通过τ0值的选择,可以进 一步提高自相关计算结果对τ值的敏感度,提高校准算法的收敛速度和精度。

以上所述的仅是本发明的优选实施方式,本发明不限于以上实施例。可以 理解,本领域技术人员在不脱离本发明的基本构思的前提下直接导出或联想到 的其他改进和变化,均应认为包含在本发明的保护范围之内。

去获取专利,查看全文>

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号