【24h】

Low-Power Embedded Processor Design Using Branch Direction

机译:采用分支方向的低功耗嵌入式处理器设计

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

This paper presents a wordline gating logic for reducing unnecessary BTB accesses. Partial bit of the branch predictor was simultaneously recorded in the middle of BTB to prevent further SRAM operation. Experimental results with embedded applications showed that the proposed mechanism reduces around 38 of BTB power consumption.
机译:本文提出了一种减少不必要的 BTB 访问的字线门控逻辑。分支预测器的部分位同时记录在BTB的中间,以防止进一步的SRAM操作。嵌入式应用的实验结果表明,所提出的机制降低了约38%的BTB功耗。

著录项

获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号