...
首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >電源電圧としきい値電圧の同時最適化が集積回路の消費エネルギーに与える影響の解析
【24h】

電源電圧としきい値電圧の同時最適化が集積回路の消費エネルギーに与える影響の解析

机译:電源電圧としきい値電圧の同時最適化が集積回路の消費エネルギーに与える影響の解析

获取原文
获取原文并翻译 | 示例
           

摘要

トランジスタの電源電圧としきい値電圧をアプリケーションやチップの動作状況に応じて適切に設定することにより,集積回路の消費エネルギーを大幅に削減できることが過去の研究で報告されている.しかし,チップのエネルギー効率を維持したまま必要とする電源電圧としきい値電圧の種類を削減するための方策や,より少ない種類の電源電圧としきい値電圧を用いて効果的にチップのエネルギー消費を削減するための指針を示した研究は前例が少ない.本稿では,より少ない種類の電源電圧としきい値電圧を用いてチップのエネルギー消費を効果的に削減する上で鍵となるいくつかの興味深い性質を明かにする.また,上記性質の根拠を解析的に説明するとともに,商用28nm プロセスを使った回路シミュレーションにより検証する.
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号