...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >A Four-Element 500-MHz 40-mW 6-bit ADC-Enabled Time-Domain Spatial Signal Processor
【24h】

A Four-Element 500-MHz 40-mW 6-bit ADC-Enabled Time-Domain Spatial Signal Processor

机译:四元件500-MHz 40-MW 6位ADC的时域空间信号处理器

获取原文
获取原文并翻译 | 示例

摘要

Next-generation wireless communication requires phased-array systems with large modulated bandwidths and high energy efficiency, ensuring Gb/s data communication. Conventional phase-shifter-based arrays result in frequency-dependent processing and, therefore, beam-squinting in an array. This work demonstrates a four-element 500-MHz modulated bandwidth true-time-delay-based ADC-enabled spatial signal processor (SSP) with frequency-uniform beamforming, wideband beam-nulling, and multiple independent interference filterings using the Kronecker decomposition. This processor can augment conventional phased-array RF front ends to implement a complete antenna-to-digital solution. The proposed baseband delay-compensating solution in the SSP uses scalable time-domain circuits comprising of time-interleaved voltage-to-time converters followed by asynchronous 6-bit pipeline time-to-digital converters and consumes only 40 mW with a total area of 0.31 mm(2) in 65-nm CMOS technology.
机译:下一代无线通信需要具有大调制带宽和高能效的相控阵系统,确保GB / S数据通信。 常规的相移器基阵列导致频率相关的处理,因此,在阵列中被横斜线。 这项工作演示了一种具有频率均匀波束成形,宽带光束效率和使用克朗克克切者分解的频率均匀波束形成,宽带光束滤波器的四元件500-MHz调制的带宽基于ADC的空间信号处理器(SSP)。 该处理器可以增强传统的相控阵RF前端,以实现完整的天线到数字解决方案。 SSP中所提出的基带延迟补偿解决方案使用可伸缩的时域电路,该时间域电路包括时间交织的电压与时间转换器,然后是异步6位管道时间到数字转换器,并且仅使用总面积消耗40 mW 0.31毫米(2)在65纳米CMOS技术中。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号