首页> 外文期刊>Solid-State Circuits, IEEE Journal of >A 3.6 mW, 90 nm CMOS Gated-Vernier Time-to-Digital Converter With an Equivalent Resolution of 3.2 ps
【24h】

A 3.6 mW, 90 nm CMOS Gated-Vernier Time-to-Digital Converter With an Equivalent Resolution of 3.2 ps

机译:一个3.6 mW,90 nm CMOS门控游标时间数字转换器,等效分辨率为3.2 ps

获取原文
获取原文并翻译 | 示例
       

摘要

Two gated ring oscillators (GROs) act as the delay lines in an improved Vernier time-to-digital converter (TDC), where the already small quantization noise of the standard Vernier TDC is further first-order shaped by the GRO operation. The TDC has been implemented in a 90 nm CMOS process and consumes 3 mA from 1.2 V when operating at 25 MHz. The native Vernier resolution of the TDC is 5.8 ps, while the total noise integrated over a bandwidth of 800 kHz yields an equivalent TDC resolution of 3.2 ps.
机译:在改进的Vernier时间数字转换器(TDC)中,两个门控环形振荡器(GRO)用作延迟线,其中标准Vernier TDC的本已很小的量化噪声又通过GRO操作得到一阶整形。 TDC已在90 nm CMOS工艺中实现,在25 MHz下工作时,从1.2 V消耗3 mA电流。 TDC的固有游标分辨率为5.8 ps,而在800 kHz带宽上积分的总噪声产生的等效TDC分辨率为3.2 ps。

著录项

  • 来源
    《Solid-State Circuits, IEEE Journal of》 |2012年第7期|p.1626-1635|共10页
  • 作者

    Lu P.;

  • 作者单位
  • 收录信息 美国《科学引文索引》(SCI);美国《工程索引》(EI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号